
FPGA与DSP结合的高速AD采集处理开发详解.pdf
5星
- 浏览量: 0
- 大小:None
- 文件类型:None
简介:
本PDF文档深入解析了FPGA与DSP技术在高速AD数据采集和信号处理中的应用,详细介绍了软硬件设计、系统架构及优化技巧。
本案例详细描述了使用Kintex-7 FPGA与SRIO IP核作为Initiator进行数据采集的场景。AD9613模块用于采集模拟信号(AD数据),其采样率为250MSPS,采用双通道12位ADC,并以每通道占用16位的方式发送数据,因此总的数据传输速率达到8Gbps。
通过SRIO接口,Kintex-7 FPGA将收集到的AD数据传送到C6678 DSP(作为Target)的一个特定地址空间内:0x0C3F0000至0x0C3F7FFF。在发送过程中,每传输16KB的数据后会发出一个DOORBELL信号以通知DSP进行乒乓式缓冲处理。Kintex-7与C6678之间的SRIO连接使用了4个lane(通道),每个lane的通信速率可达5Gbps,有效带宽为20Gbps的80%,即16Gbps。
采集到的数据可以通过Xilinx Vivado和TI CCS软件进行波形分析,并在DSP上执行快速傅里叶变换(FFT)处理。整个开发过程是在创龙公司的Kintex-7+C6678评估板TL6678F-EasyEVM平台上完成的。
全部评论 (0)
还没有任何评论哟~


