Advertisement

Xilinx FPGA工程项目与代码示例(第二部分)

  •  5星
  •     浏览量: 0
  •     大小:None
  •      文件类型:None


简介:
本书为《Xilinx FPGA工程项目与代码示例》系列的第二部分,深入讲解了FPGA开发中的高级技术及实用案例,提供了丰富的Verilog和VHDL代码实例。 1024点FFT快速傅立叶变换.zip (511.44 KB) AD7266的Verilog驱动程序.zip (558.32 KB) BOOTLOADER 基于Platform Flash.rar (973.98 KB) ChipScope使用示例.zip (1.06 MB) DDR SDRAM控制器verilog代码.zip (475.63 KB) DDR SDRAM控制器参考设计VHDL代码.zip (990.35 KB) DDR2 Controller.zip (303.76 KB) EDK9.1嵌入式开发实验代码.zip (2.76 MB) FFT变换的IP核的源代码.zip (35.22 KB) EDK中PS2自定义IP.zip (29.69 KB) FM收音机的解码及控制器VHDL语言实现.zip (61.29 KB) FPGA语音通信平台设计实例.zip (62.09 KB) FPGA实现CAN总线控制器源码.rar (860.86 KB) IP camera的开源系统.zip (1.69 MB) LCD IP CORE.zip (347.12 KB) LCD12864 在Spartan-3E实现教程和代码.zip (1.08 MB) PCI Express IP核应用参考设计.zip (1.67 MB) PCI Express标准概述白皮书.zip (1.12 MB) PCIE DMA例子.zip (1.78 MB) PCI的核.zip (5.74 MB) PCI总线IP核(华为的商用).zip (31.33 KB) PS2键盘控制程序.zip (4.78 KB) PICOBLAZE控制LCD1602的源码.zip (759.6 KB) Sparten3E的EDK实验.zip (1.41 MB)

全部评论 (0)

还没有任何评论哟~
客服
客服
  • Xilinx FPGA
    优质
    本书为《Xilinx FPGA工程项目与代码示例》系列的第二部分,深入讲解了FPGA开发中的高级技术及实用案例,提供了丰富的Verilog和VHDL代码实例。 1024点FFT快速傅立叶变换.zip (511.44 KB) AD7266的Verilog驱动程序.zip (558.32 KB) BOOTLOADER 基于Platform Flash.rar (973.98 KB) ChipScope使用示例.zip (1.06 MB) DDR SDRAM控制器verilog代码.zip (475.63 KB) DDR SDRAM控制器参考设计VHDL代码.zip (990.35 KB) DDR2 Controller.zip (303.76 KB) EDK9.1嵌入式开发实验代码.zip (2.76 MB) FFT变换的IP核的源代码.zip (35.22 KB) EDK中PS2自定义IP.zip (29.69 KB) FM收音机的解码及控制器VHDL语言实现.zip (61.29 KB) FPGA语音通信平台设计实例.zip (62.09 KB) FPGA实现CAN总线控制器源码.rar (860.86 KB) IP camera的开源系统.zip (1.69 MB) LCD IP CORE.zip (347.12 KB) LCD12864 在Spartan-3E实现教程和代码.zip (1.08 MB) PCI Express IP核应用参考设计.zip (1.67 MB) PCI Express标准概述白皮书.zip (1.12 MB) PCIE DMA例子.zip (1.78 MB) PCI的核.zip (5.74 MB) PCI总线IP核(华为的商用).zip (31.33 KB) PS2键盘控制程序.zip (4.78 KB) PICOBLAZE控制LCD1602的源码.zip (759.6 KB) Sparten3E的EDK实验.zip (1.41 MB)
  • PCIe FPGA
    优质
    这段简介可以描述为:PCIe FPGA工程项目示例代码提供了针对使用PCIe接口的FPGA项目的参考代码和详细说明,帮助工程师快速理解和实现基于PCIe协议的硬件加速应用。 嵌入式PCIE协议的FPGA实现提供了一种相应的实施方案,有兴趣的朋友可以参考一下。
  • Xilinx FPGA DDR3读写
    优质
    本项目基于Xilinx FPGA平台,实现DDR3内存的高效读写操作,旨在优化数据传输速率与系统性能,适用于高性能计算和大数据处理领域。 该资源为DDR3数据读写代码工程,使用Vivado 2018.2编写。低版本的软件请参考附带教程,自行配置IP核。开发板型号为AX7035,芯片型号为XC7A35TFFG484,DDR3芯片位宽为16bit,直接上板使用时无需更改;若使用其他芯片,则需调整相关输入输出管脚设置。模块文件代码量较少,适合初学者了解DDR3的读写操作。
  • GIS开发
    优质
    本书为《GIS开发工程项目实例》系列的第十部分,通过多个真实案例深入浅出地介绍了地理信息系统在不同领域的应用及开发技巧。适合GIS开发者和研究人员阅读参考。 地理信息系统(GIS)开发工程案例展示了如何利用GIS技术解决实际问题的过程和技术细节。通过分析特定项目的需求,设计并实现相应的GIS解决方案,并在此过程中应用了空间数据分析、地图绘制以及数据可视化等关键技术手段。这些案例不仅能够帮助开发者更好地理解GIS的应用场景和功能特点,还为其他希望在类似领域进行开发的人提供了宝贵的参考经验。
  • RPA UiPath Level3 .zip
    优质
    本资料包为RPA UiPath Level3认证学习材料中的项目实践第二部分,包含相关案例分析、代码示例及练习题,旨在帮助学员深化UiPath高级应用技能。 这是RPA Level3 第二个练习的完成项目,运行速度较慢且程序存在一些问题,但可以提交通过。需要注意的是,在acme中的数据要先进行重置,但在项目完成后、分数未公布前不要重置这些数据。
  • FPGA Verilog CAN MCP2515 Altera Xilinx 序...Altera、Xilinx
    优质
    本项目涉及使用Verilog语言在FPGA(如Altera和Xilinx平台)上实现CAN通信协议,采用MCP2515控制器进行数据传输,包含详细的硬件描述及源代码。 FPGA Verilog 可以用于实现 MCP2515 功能,并且适用于 Altera 和 Xilinx 工程。提供的资料包括: 1. 程序:包含 Altera/Xilinx 项目代码以及配套的 Verilog 测试激励文件(testbench)。所有代码已在实际电路板上验证通过。 2. 用户手册 3. Quartus II 13.0 软件安装包 说明: - 工程中均带有测试激励文件,软件安装完成后设置好仿真路径即可进行 RTL 仿真。 - 所有代码均为纯 Verilog 编写(PLL模块除外)。 - 提供了经过电路板验证的 testbench 代码。
  • FPGA Verilog CAN MCP2515 Altera Xilinx 序...Altera、Xilinx
    优质
    这段资源包含使用Verilog语言在FPGA开发板上实现CAN通信协议的详细代码和教程,主要针对Altera和Xilinx平台。适合电子工程师和技术爱好者学习实践。 FPGA verilog可以用于MCP2515的Altera和Xilinx工程代码程序。 资料包清单: 1. 程序:包含Altera和Xilinx工程代码以及Verilog测试激励文件(testbench),所有代码已在电路板上验证。 2. 说明书 3. Quartus II 13.0软件安装包 注释: - 工程均带有测试激励文件(testbench)。在安装好Quartus II后,设置仿真路径并打开工程,点击RTL Simulation即可开始仿真。 - 所有代码均为纯Verilog编写,PLL除外。 - 提供了经过电路板验证的测试激励文件。
  • AX7325_CD FPGA4
    优质
    本资料为AX7325_CD FPGA项目文档的一部分,重点讲解了该FPGA设计的第四阶段实现细节与代码优化策略。适合深入研究电子工程及硬件开发人员参考学习。 AX7325_CD FPGA代码part4,由于资源较大,分为四个部分,属于高端FPGA代码。
  • MATLABFPGA在无线通信中的应用——基于XILINX大学合作的教学材料(
    优质
    本教学材料是针对XILINX大学合作项目设计,侧重于讲解MATLAB和FPGA技术在无线通信领域的应用,并提供实践案例分析。适合深入学习无线通信系统的学生和技术人员参考使用。 无线通信的MATLAB和FPGA实现是Xilinx大学合作计划制定教材的第二部分,共分为三个部分。
  • XILINX FPGA HLS实
    优质
    本资源提供了一系列针对XILINX FPGA的HLS(High-Level Synthesis)实例代码,旨在帮助开发者快速掌握基于C/C++进行硬件描述的方法和技巧。 Xilinx FPGA HLS例程包括HLS优化、FIR滤波器实现、矩阵乘法运算以及AXI接口使用示例。此外还涵盖了汉明窗的应用等内容。