本项目为一个利用Verilog硬件描述语言编写的数字秒表计时器。该设计实现了一款可进行精确计时、暂停与重置功能的电子秒表,适用于基础电路设计学习和实践。
设计一个电子表,该电子表指示的时间由nexys4 DDR开发板上的8个数码管显示:从左至右的前两个数码管用于显示小时(范围0-24),第3到第4个数码管用来展示分钟(范围0-59;计数达到60时向小时位进1),而第5和第6个数码管则负责秒的显示(同样在到达59后会向前一位即分位进行进位)。最后,最右侧的两个数码管用于毫秒的指示(从0至99,每到100就往秒的方向进一)。
具体设计要求如下:
(1) 该跑表能够计时的时间范围为0.01s 至59分钟59.99秒,并且精度达到十分之一秒。
(2) 必须具备异步清零与启动的功能,以便于操作和实验的便捷性。
(3) 计时时钟频率设定在每秒钟产生100次计数脉冲(即100Hz)。
(4) 数字跑表上显示的是分秒值,在数码管中呈现;而毫秒数据则以BCD码的形式通过8个LED灯进行指示。