
基于FPGA的FIR滤波器设计.zip
5星
- 浏览量: 0
- 大小:None
- 文件类型:None
简介:
本项目为一个基于FPGA平台实现的FIR(有限脉冲响应)滤波器的设计与验证。该项目包括硬件描述语言编程及仿真测试等内容,适用于数字信号处理领域初学者学习和研究。
本资料来源于网络整理,仅供学习参考使用。如有侵权,请联系处理。
该资料包含论文与程序两部分,其中大部分程序为Quartus工程,并有少量ISE或Vivado的工程文件,代码即为这些项目中的V文件。
我将每个小项目开源出来,欢迎关注我的博客下载和学习。
由于涉及40多个不同的小型项目,具体项目的实际要求及实现效果在此不再逐一描述。(请注意:一个包中只包含一个小项目)
另外,在某些情况下,同一项目可能存在多种程序版本。比如密码锁这一项内容就因显示数码管数量的不同以及使用Verilog与VHDL语言的差异而有所区分。
关于报告方面,博客专栏内仅展示了一部分内容。其中有五个FIR滤波器的程序(包括8阶和16阶),分别用到了Verilog或VHDL编写。
全部评论 (0)
还没有任何评论哟~


