Advertisement

华中科技大学计算机系在MOOC中国大学平台开设的“计算机组成原理与运算器设计”(HUST-ALU)课程。

  •  5星
  •     浏览量: 0
  •     大小:None
  •      文件类型:None


简介:
最近我正好有空闲时间,便在“中国大学MOOC”平台上浏览了华中科技大学的计算机组成原理课程,并进行了相应的实验操作。如果各位同学在学习过程中遇到任何疑问,欢迎查阅这些实验记录作为参考。为了更好地掌握知识点,建议大家尽量独立地进行实践操作,体验学习的乐趣。

全部评论 (0)

还没有任何评论哟~
客服
客服
  • MOOCHUST)- alu.circ
    优质
    本课程为中国大学MOOC平台上由华中科技大学提供的《计算机组成原理》系列课程之一,重点讲解并实践运算器的设计。通过alu.circ等实例文件,学生可以深入理解和掌握运算器的实现细节与工作原理。 最近闲来无事,在中国大学MOOC上学习了华中科技大学的计算机组成原理课程,并完成了一些实验。如果大家有任何问题,可以参考一下我的经验,尽量自己动手实践哦嘻嘻。
  • 头歌实验教HUST
    优质
    本课程为华中科技大学计算机组成原理头歌实验项目,旨在通过实践操作教授学生运算器的设计与实现,增强对计算机硬件结构的理解。 从第1关(8位可控加减法电路设计)到第11关(MIPS运算器设计)的txt源码都有。仅供学习参考,请勿抄袭!
  • ALU电路
    优质
    本课程为华中科技大学计算机专业核心课程之一,专注于教授学生如何设计和实现计算机中的算术逻辑单元(ALU)电路,培养学生的硬件设计能力和对计算机系统底层结构的理解。 华中科技大学计算机组成原理ALU实验测试100分(仅实现快速加法器以及ALU)
  • 实验(HUST educoder)果文件
    优质
    本成果展示了在华中科技大学教育平台educoder上完成的计算机组成原理课程中的运算器设计实验报告和源代码。该实验涵盖了运算器的设计与实现,包括加法、减法等基本运算功能,并通过Verilog或VHDL语言进行硬件描述,验证了设计方案的正确性。 代码包含:8位可控加减法电路设计、CLA182四位先行进位电路设计、4/16/32位快速加法器设计、5位无符号阵列乘法器设计、6位有符号补码阵列乘法器设计、乘法流水线设计、原码一位乘法器设计和补码一位乘法器设计,以及MIPS运算器设计。
  • (HUST) Logisim全11关
    优质
    本课程为华中科技大学计算机组成原理运算器设计系列教程(HUST),包含全部11个Logisim实验关卡,适合深入学习计算机硬件架构的学子和爱好者。 以下十一关自测题,满分100分通过——第一关:8位可控加减法电路设计;第二关:CLA182四位先行进位电路设计;第三关:4位快速加法器设计;第四关:16位快速加法器设计;第五关:32位快速加法器设计;第六关:5位无符号阵列乘法器设计;第七关:6位有符号补码阵列乘法器设计;第八关:乘法流水线设计;第九关:原码一位乘法器设计;第十关:补码一位乘法器设计;第十一关:MIPS运算器设计。
  • 头歌实验教存储(HUST)
    优质
    本课程为华中科技大学《计算机组成原理》中的存储系统设计部分,依托头歌教育平台开展实验教学。学生在此平台上通过实践操作深入了解并掌握计算机存储系统的架构与实现技术。 第1关(汉字库存储芯片扩展实验)到第七关(2路组相联cache设计)的txt源码都有。把后缀名改为.circ就可以查看logisim的电路图。仅供学习参考,请勿抄袭。
  • 实验(数据表示ALU
    优质
    本课程为华中科大计算机专业核心实验课之一,专注于教授学生理解并实践计算机内部的数据表示及运算器设计。通过构建和测试运算逻辑单元(ALU),学员将深入掌握计算机硬件工作的原理和技术细节。 华中科技大学计算机组成原理实验包括数据表示及运算器ALU的设计与实现,并使用了Logisim软件进行模拟和验证。
  • 头歌实验教MIPS CPU(HUST)
    优质
    本课程由华中科技大学开设,利用头歌教育平台进行MIPS架构CPU的设计实践,深入讲解计算机组成原理,结合理论与实际操作,提升学生动手能力和创新思维。 第1关(单周期MIPS CPU设计)到第五关(多周期MIPS硬布线控制器CPU设计(排序程序))的源码都有提供。把后缀名改为.circ就可以查看logisim的电路图。仅供学习参考,请勿抄袭。
  • 实验 (Educoder HUST Logisim环境.circ文件)
    优质
    本课程为华中科技大学计算机组成原理实验系列之一,专注于运算器的设计与实现。通过Educoder平台和HUST Logisim仿真环境进行实践操作,帮助学生理解和掌握运算器的工作原理及设计方法,培养动手能力和创新思维。 科计算机组成原理实验(详细注解) 运算器设计(HUST) Educoder平台 Logisim环境对应的circ文件 前六关的代码 由于能力有限,在此提供一份重写后的描述,以帮助理解相关内容。
  • 实验一:(含加法
    优质
    本实验为华中科技大学计算机组成原理课程的一部分,主要内容包括运算器的设计及其核心组件——加法器的实现。学生将通过该实验深入了解基本算术逻辑单元的工作机制,并掌握其在现代计算机系统中的应用。 华中科技大学计算机组成原理实验一包括运算器设计(加法器设计)、8位可控加减法电路设计、CLA182四位先行进位电路设计、4位快速加法器设计、16位快速加法器设计、32位快速加法器设计以及5位无符号阵列乘法器和6位有符号补码阵列乘法器的乘法流水线设计。