
基于自时钟技术的全数字LDO设计
5星
- 浏览量: 0
- 大小:None
- 文件类型:None
简介:
本研究提出了一种创新的全数字可调低压差稳压器(LDO)设计方案,采用自时钟技术优化了电源管理效率和稳定性。
本段落介绍了一种利用VerilogA建模的具有双向移位功能的自时钟数字LDO的设计方法。该电路采用了粗糙与精细双环控制模块,并通过双向移位寄存器生成自时钟信号,结合PMOS管阵列来有效减少输出电压下溢或过冲现象,缩短瞬态响应时间。为了进一步降低输出电压尖峰的影响,使用了电压阈值比较器和电压范围检测器确保双环的精确转换。
所提出的数字LDO能够在0.8V低电源电压条件下工作,并适用于负载电流大于260mA的应用场景,同时消除了对输出电容补偿的需求。最后,在ADMS混仿平台上对该模型进行了仿真验证以确认其性能。
全部评论 (0)
还没有任何评论哟~


