
基于Cadence Virtuoso设计平台的单片射频收发集成电路设计流程
5星
- 浏览量: 0
- 大小:None
- 文件类型:None
简介:
本研究探讨了在Cadence Virtuoso平台上进行单片射频收发集成电路的设计方法与优化策略,提供了一套完整的设计流程。
随着通信市场的快速发展,手持无线通信终端成为热门应用之一,单片集成的射频收发系统也因此备受关注。典型的射频收发系统包括低噪声放大器(LNA)、混频器、滤波器、可变增益放大器以及提供本振所需的频率综合器等单元模块。在2.4G或5G WLAN应用中,射频前端的电路系统需要包含小信号噪声敏感的小信号处理电路、对基带低频大信号有高线性度要求的模块、发射端的大电流功率放大器(PA)模块以及锁相环频率综合器中的数字块和具有非线性特性的压控振荡器(VCO)等各具特点的电路。这些多样化的电路单元及其特性,使得在设计射频系统时需要具备丰富功能的设计方法和技术支持。
全部评论 (0)
还没有任何评论哟~


