
Xilinx Spartan 6 DDR3原理图及用户手册-电路方案
5星
- 浏览量: 0
- 大小:None
- 文件类型:None
简介:
本资源提供Xilinx Spartan 6 FPGA与DDR3 SDRAM接口设计的详细原理图和用户指南,涵盖硬件连接、配置参数等信息,助力开发者实现高效内存访问。
**制作日志**
2016年7月10日:经过长时间的努力,终于完成了初步的电路板设计,并等待进一步检查。该电路板采用四层PCB结构,具体层次为Top -> GND -> Power -> Bottom。主要组件包括:
- FPGA: Xilinx Spartan6系列XC6SLX16-FTG256
- DDR3内存:Micron MT41J128M16(容量2GB)
- 电源管理:Onsemi NCP1529芯片为FPGA核心提供1.2V电压,为DDR3提供1.5V电压。
2016年7月18日:PCB样品已经制作完成并寄回。线宽和线距均为5mil,过孔直径为10mil。接下来将进行电路板的贴片工作,并会上传相关图片。
2016年7月19日:经过一上午的努力,终于完成了第一个电路板的组装。FPGA核心电压(VDDCore 1.2V)和DDR3供电电压(1.5V),以及参考电压(VREF 0.75V)都已调试成功。向FPGA内部下载了点灯程序,并将SPI FLASH中的固件也固化完毕,下一步计划是实现DDR3的MCB功能。
2016年7月23日:通过测试发现第一版的DDR3内存能够稳定运行在400MHz频率下,并且全地址空间的数据读写没有问题。现在开始准备第二版的设计改进,具体包括:
- IO引脚数量从80个增加到86个
- 所有差分信号线尽量保持等长
- 电容部分进行了优化,每个DC/DC输出都增加了铝电解电容以提高可靠性,并将这些电容器放置在电路板背面。
2016年7月26日:完成了第二版DDR3内存的全地址空间测试。使用的是Xilinx提供的MCB IP硬核进行开发工作,相关原理图和说明书已经准备好并可以下载查阅。
全部评论 (0)


