Advertisement

网友自制JLINK-V9及J-LINK-V9.5 PCB源文件和原理图免费分享-电路方案

  •  5星
  •     浏览量: 0
  •     大小:None
  •      文件类型:ZIP


简介:
本资源由网友精心制作并公开分享,包含JLINK-V9及升级版V9.5的PCB源文件与详细原理图。适合硬件爱好者和技术人员学习参考,促进技术交流与创新应用。 Jlink用于支持Jlink接口的单片机(如STM32系列)下载程序和仿真。安装好Jlink驱动程序和管理软件后,在软件中打开一个jlink ARM,会显示相关的菜单及选项。在下载程序时可以将程序加密后再传输到单片机里以防止他人窃取程序。主要的擦除、下载等操作都在“target”这个菜单下进行。 另外需要注意的是,JLINK-V9不可自动升级,只能手动完成升级过程。以下是JLINK-V9的设计资料详情:

全部评论 (0)

还没有任何评论哟~
客服
客服
  • JLINK-V9J-LINK-V9.5 PCB-
    优质
    本资源由网友精心制作并公开分享,包含JLINK-V9及升级版V9.5的PCB源文件与详细原理图。适合硬件爱好者和技术人员学习参考,促进技术交流与创新应用。 Jlink用于支持Jlink接口的单片机(如STM32系列)下载程序和仿真。安装好Jlink驱动程序和管理软件后,在软件中打开一个jlink ARM,会显示相关的菜单及选项。在下载程序时可以将程序加密后再传输到单片机里以防止他人窃取程序。主要的擦除、下载等操作都在“target”这个菜单下进行。 另外需要注意的是,JLINK-V9不可自动升级,只能手动完成升级过程。以下是JLINK-V9的设计资料详情:
  • J-Link-V9V9.5 PCB.rar
    优质
    本资源包包含J-Link V9及V9.5版本的PCB设计源文件与电路原理图,适用于嵌入式开发人员进行硬件参考或二次开发。 1. JLink-v9_bootloader固件(bootloader.bin) 2. JLINK9可升级固件及更新工具;JlinkV9.3原理图.pdf、jlink-v9.5原理图.pdf;J-LINK-V9-bootloader.dfu;jlink-v9激活.txt 3. 详细操作步骤说明.docx; 4. 升级方式:DFU ISP(通过boot引脚设置从system memory启动)。工具:ST官方工具,版本为ST_DfuSe_Demo_V3.0.6。硬件:JLink V9.x硬件使用stm32f205rc。 操作步骤: 1. 参考JLink V9.3或V9.5的原理图(注意实际设备可能与原理图不完全一致)。通过设置boot引脚使STM32F205RC从system memory启动:将boot0设为高电平,boot1设为低电平。如果原硬件上没有跳线帽,则需要手动焊接导线以设置正确的电平。 举例来说,在JLink V9.3中,我直接用美工刀挑起连接到GND的boot0引脚,并焊上线。Boot1引脚在原理图中的200欧姆排阻上,我是从排阻处焊接了导线。 2. 安装ST_DfuSe_Demo_V3.0.6软件及其驱动程序。当通过USB连接JLink时,在设备管理器中会显示未知的硬件设备;需要手动安装位于C:\Program Files (x86)\STMicroelectronics\Software\DfuSe v3.0.6\Bin\Driver\Win7\x64路径下的驱动。 3. 运行DfuSeDemo程序,点击“Choose”按钮选择J-LINK-V9-bootloader.dfu文件,并通过点击Upgrade开始更新固件。 4. 拔下USB线并恢复启动引脚电平:boot0设为低电平, boot1保持其他状态(这个引脚是JTAG的数据线,取消接地即可)。重新插入USB线后打开JLink.exe。如果升级成功,则会显示最新的版本信息,如firmware: J-Link V9 compiled Aug 23 2018 09:45:44, Hardware version:V9.20等。
  • J-Link V9PCB
    优质
    本资源提供J-Link V9调试器的详细原理图、最新版固件以及配套PCB设计文件,适用于硬件开发与嵌入式系统研究。 Jlink V9原理图、固件和PCB供个人DIY使用,请勿用于商业目的。
  • JLink V9设计(含PCB)-
    优质
    本项目提供JLink V9固件设计及相关硬件资料,包括详细的原理图与PCB布局文件,为开发者及工程师们提供了完整的电路解决方案。 个人DIY JLINK V9 高速SWD 12000kHz的项目包括原理图、PCB设计以及固件烧写的详细方法。
  • J-link_v9仿真器完整版内部(含PDF档)-
    优质
    本资源提供J-link v9仿真器的完整版内部电路原理图及PDF文档免费下载,适用于电子工程师和技术爱好者深入学习与研究。 《J-Link_v9仿真器内部电路原理图详解》 J-Link是SEGGER公司推出的一款广受欢迎的STM32微控制器调试与编程工具,尤其是J-Link_v9版本,因其稳定性和高效性深受开发者喜爱。本段落将深入解析J-Link_v9仿真器的内部电路原理,帮助读者理解其工作方式,以便在实际应用中更好地利用和维护。 一、J-Link_v9基本结构 J-Link_v9主要由以下部分组成: 1. **接口模块**:这是连接目标系统与主机的桥梁,通常采用USB或Ethernet接口,用于传输调试数据。 2. **处理器模块**:J-Link_v9内部集成了STM32F205RCT6微控制器。这是一款高性能、低功耗的ARM Cortex-M3内核芯片,负责处理调试协议和控制JTAG/SWD接口。 3. **存储模块**:包含Flash存储器,用于保存固件和用户配置信息。 4. **电源管理模块**:提供目标系统的供电,并支持电压检测以确保稳定性。 5. **JTAG/SWD接口模块**:这是与目标MCU进行通信的关键部分。通过这些接口,J-Link可以实现程序下载、断点设置、变量查看等功能。 二、STM32F205RCT6微控制器 STM32F205RCT6是STMicroelectronics公司生产的一款32位微控制器,具有以下特点: 1. **Cortex-M3内核**:运行速度高达72MHz,提供高效的计算能力。 2. **内置SRAM**:配备有512KB的高速内部存储器,满足快速访问需求。 3. **丰富的外设接口**:包括GPIO、ADC、SPI、I2C和UART等,便于与外部设备交互。 4. **低功耗模式**:多种节能模式适用于电池供电或长时间待机的应用场景。 三、J-Link_v9电路原理分析 J-Link_v9的电路图详细展示了各组件之间的连接及工作方式。PDF文档和PNG图片提供了清晰的视觉指导,帮助我们理解以下关键点: 1. **电源部分**:包括输入电源滤波与稳压以及目标系统的供电分配,确保稳定可靠的电力供应。 2. **接口电路**:USB接口的信号调理以保证数据传输的可靠性和抗干扰能力。 3. **JTAG/SWD接口**:详细展示了TMS、TCK、TDI、TDO和nTRST信号连接以及SWDIO和SWDCLK的具体实现方式。 4. **处理器外围电路**:包括晶体振荡器(晶振)、复位电路及Boot选择电路,确保STM32F205RCT6正常运行。 5. **保护电路**:包含过流、过热保护措施以防止意外情况对设备造成的损害。 通过深入学习J-Link_v9的内部电路原理,开发者不仅可以更好地使用该仿真器,还可以为自己的项目设计提供参考。对于那些希望自行制作调试工具或在硬件调试方面进行深入研究的工程师来说,这份资料尤为珍贵。 J-Link_v9仿真器的内部结构揭示了其工作核心,并结合STM32F205RCT6的特点进一步阐述了它在嵌入式系统中的重要性。通过详细阅读和分析提供的信息,无论是新手还是经验丰富的开发者都能从中受益匪浅,提升自己的硬件理解和设计能力。
  • CSR蓝牙耳机PCB-
    优质
    本资源包含一款CSR蓝牙耳机的完整电路设计资料,包括详细的电路原理图和PCB源文件。适合从事音频设备开发的技术人员参考使用。 分享一个基于英国CSR公司的ICBC213159A的蓝牙耳机电路图和PCB源文件,采用USB充电方式。此外还有基于BC6140的蓝牙耳机开发电路可供参考。具体详情请查看相关附件内容。 你可能感兴趣的项目设计包括:基于CSR8635蓝牙耳机控制电路图、固件及产品说明等资料。
  • STLINK-V2与JLINK-OB成功例(附实物PCB、固等资料)-
    优质
    本项目详细介绍了自制STLINK-V2和JLINK-OB调试器的成功经验,包括完整的硬件设计文件和软件固件资源。适合电子工程师学习参考。 前段时间无意间在网上看到STLINKV2和JLINK-OB可以DIY了,心血来潮想做一个。查阅资料后发现它们都使用C8T6芯片。我想到是否能设计一块兼容这两种设备的板子,并经过一番努力终于成功制作出来。现在我想分享一下这个成果,附件包括原理图、PCB以及固件文件(注:原文中提到有附件但未具体说明内容)。目前还差一个物料清单(BOM)需要整理,大家可以通过查看原理图了解所需材料。 STLINK-V2的原理图截图如下: 制作实物的图片如下: 希望各位能够喜欢并提出宝贵的意见。
  • J-Link V9.5 验证通过
    优质
    J-Link V9.5版本已成功完成原理图验证,标志着该调试探针在新版本中进一步提升了与开发环境的兼容性和稳定性。 本人亲测验证了jlink V9.5的原理图,确认完全没问题。
  • STM32F103ZET6开发板PCB-
    优质
    本项目提供STM32F103ZET6微控制器为核心的开发板详细设计资料,包括完整原理图与PCB源文件。适合嵌入式系统学习及产品原型制作。 为了学习一款芯片并深入了解其硬件结构,动手设计一块STM32开发板是一个很好的方法,并且通过焊接调试可以更好地掌握相关知识。我所设计的开发板具有以下功能:PCB样板已经制作完成,目前还没有进行焊接与调试工作。 本项目使用的是STM32F103ZET6作为主控芯片,具体的功能包括: 1. 支持6-12V电源输入,并带有指示灯显示供电状态。 2. 通过LDO转换器将电压分别调节为5V和3.3V供其他组件使用。 3. 配备了SDIO模式的TF卡座,具备自动弹出功能以保护存储设备。 4. LCD液晶屏接口与FSMC总线相连,并且SPI接口用于连接触摸芯片进行触控操作。 5. SPI口扩展了一片EEPROM芯片以便于数据保存和读取。 6. 提供了ADC、DAC输入引脚的排针,使用2.5V外部电压基准为ADC参考电压。 7. 包含USB接口以及标准20针JTAG调试接口用于程序下载与调试。 8. 设有Boot0和Boot1启动选择跳线以切换不同的引导模式。 9. 集成了RTC备份电池确保时间的准确性不受电源影响。 10. 采用外部32.768KHz晶振及12MHz晶振提供稳定时钟信号源。 11. FSMC接口扩展了512KB SRAM和32KB铁电存储器以增强数据处理能力。 12. 配备两路RS-232串行通信端口、一路RS485总线以及CAN总线接口用于不同类型的通讯需求。 13. 三色LED指示灯连接到IO口,可以直观显示开发板的工作状态。 以上是关于STM32F103ZET6开发板设计的一些基本信息。
  • ADP7104 POE板设计PCB-
    优质
    本资源提供ADP7104 POE电源板的设计资料,包含详尽的原理图和PCB源文件。适用于需要深入了解POE电源解决方案的技术人员和工程师。 本设计分享的是基于ADP7104电源管理芯片的POE电源板设计,并附上了原理图和PCB源文件(使用AD软件打开)。该POE电源板利用了ADP7104完成了PoE供电以及业务板与PoE供电模块之间的转接功能。电路中主要涉及的重要芯片包括ADP7104、MP2315和AAT4285。 关于ADP7104的特点如下:它是一款CMOS低压差线性调节器,支持从3.3 V到20 V的电源输入范围,并且最大输出电流可达500 mA。这款高输入电压LDO适用于调节从19 V至1.22 V供电的各种高性能模拟和混合信号电路的应用场景中。