
基于Cadence Virtuoso设计平台的单片射频收发集成电路设计流程
5星
- 浏览量: 0
- 大小:None
- 文件类型:None
简介:
本项目聚焦于利用Cadence Virtuoso设计平台开展单片射频收发集成电路的设计工作,详细介绍从概念到实现的完整技术流程。
随着通信市场的推动,通信技术迅速发展,手持无线通信终端成为热门应用之一。因此,单片集成的射频收发系统越来越受到关注。典型的射频收发系统包括低噪声放大器(LNA)、混频器、滤波器、可变增益放大器和提供本振所需的频率综合器等单元模块。对于工作在2.4G或5G WLAN应用环境中的电路系统,需要包含射频前端的小信号噪声敏感电路、对基带低频大信号有高线性度要求的模块、发射端的大电流功率放大器(PA)模块以及锁相环频率综合器中的数字块和非线性特性的压控振荡器(VCO)。这些不同特点的电路单元,必然需要在设计过程中使用功能丰富的系统。
全部评论 (0)
还没有任何评论哟~


