
数字逻辑实验指导书旨在提供实验过程的详细说明。本指南将指导学生完成一系列数字逻辑相关的实践操作。通过这些实验,学生将深入理解数字逻辑的基本原理和应用。
5星
- 浏览量: 0
- 大小:None
- 文件类型:None
简介:
目录第一部分 实验准备
第一章 数字逻辑实验要求
预备-1
第二章 数字逻辑实验基本知识
预备-2
第三章 MAX+plus II实验操作步骤
预备-5
第二部分 实验
实验一 逻辑门电路的功能与测试
实验-1(一) 或门的逻辑功能测试
(二) 与非门74LS00的逻辑功能测试
(三) 或非门74LS02的逻辑功能测试
(四) 与非门74LS20的逻辑功能测试
(五) 异或门74LS86的逻辑功能测试
实验二 复合逻辑电路功能的实现测试
实验-6(一) 用与非门组成异或门并测试验证其功能
(二) 用与非门构成同或门并测试验证其功能
(三) 用或非门实现逻辑函数的功能并进行测试验证
实验三 组合逻辑电路
实验-11(一) 逻辑电路的逻辑关系分析
(二) 分析74LS00构成的组合电路,看它具备什么功能
(三) 利用现有器件,实现具有以下逻辑函数功能的电路并测试验证。
(四) 用可编程逻辑电路开发环境MAX+plus II对ACEX器件编程,实现以下电路的逻辑函数功能并测试验证。
(五) 思考题
实验四 半加器、全加器及逻辑运算实验
实验-18(一) 组合逻辑电路功能测试
(二) 测试用异或门(74LS86)和与非门(74LS00)组成的半加器的逻辑功能。
(三) 测试全加器的逻辑功能。
(四) 测试用异或、与非门组成的全加器的逻辑功能。
(五) 用可编程逻辑器件的开发工具MAX+plus II进行集成全加器74LS183的功能测试
(六) 思考题:用可编程逻辑器件的开发工具MAX+plus II对ACEX编程,设计实现四位的二进制并行加法器。
(七) 思考题:用可编程逻辑器件的开发工具MAX+plus II对ACEX编程,设计实现四位二进制减法器。
实验五 编码器、译码器、数据选择器和数值比较器
实验-25(一) 4线-2线编码器 (二) 2线--4线译码器功能测试 (三) 译码器转换 (四) 数据选择器的测试及应用 (五) 两位数值比较器功能测试 (六) 思考题:用MAX+plus II验证10线/3线优先编码器74LS147的逻辑功能。(七) 思考题:用MAX+plus II实现将用8线/3线优先编码器74LS148扩展为16线/4线优先编码器的方法。(八) 思考题:用MAX+plus II实现用四位数值比较器74LS85构造八位数值比较器的方法。
实验六 供电控制电路、七人表决电路、血型检测电路 (设计) (设计)(设计)
实验七 RS触发器的的功能测试 (设计) (设计)(设计)(设计)(设计)
实验八 JK、D触发器逻辑功能及主要参数测试 (设计)(设计)(设计)(设计)(设计)
实验九 三态输出触发器及锁存器 (设计)(设计)
实验十 异步二进制计数器实验 (设计)(设计)
实验十一 同步二进制计数器实验 (设计)(设计)(设计)(设计)
实验十二 移位寄存器的功能测试 (设计)(设计)(设计)(设计)(设置环形计数器的选项,包括使用可编程器件或者其他方法。)
试验十三 计数时序电路综合应用试验 (设置时序综合选项)。第三部分 可编程逻辑器件开发软件MAX+Plus II简介 MAX+plus II-1附录A 部分芯片引脚图附录B DICE-SEMⅡ试验箱ISP1032与EP1K10引脚对照表附录C 《数字逻辑实验》实验报告格式
全部评论 (0)


