《原理图检查清单》是一份系统化的文档,旨在帮助工程师和设计师在电路设计过程中进行详细的原理图审查。该清单涵盖了从元件标注到信号完整性分析的各项关键点,确保设计方案的准确性和可靠性。
### 原理图检查清单知识点详述
#### 检视规则
- **自检与集体检视:**
- 设计师需在提交集体检视前进行自我审查,确保原理图中没有低级错误。
- 集体检视应在公司团队成员和外部专家的共同参与下完成。
- **修改记录:**
- 在首次集体检视后,所有修改点必须被详细记录下来以追踪改进过程。
- **经理审批:**
- 正式版本的原理图在投产前需通过经理审核批准。
#### 差分网络
- **一致性校验:**
- 确保差分线网络、芯片管脚处P和N与命令中的P和N之间的一致性。
#### 单网络与空网络
- **逐一验证:**
- 对原理图中所有单网络及空网络进行逐项确认,确保其正确无误。
#### 网格设置
- **一致性检查:**
- 检查网格设置的统一性和最小值的一致性,避免未连接情况的发生。
#### 网络属性
- **属性确认:**
- 明确每个网络是全局还是本地属性,并确保符合设计要求。
#### 封装库与绘制要求
- **封装一致性:**
- 器件的封装需与手册规定一致,所用符号应来自标准库中。
#### 指示灯设计
- **电源和MCU指示:**
- 设计包含由电源点亮及MCU控制的指示灯以方便故障诊断。
#### 网口连接器
- **细节确认:**
- 验证网口连接器开口方向、是否带指示灯以及PoE支持情况。
#### 变压器选型
- **需求匹配:**
- 根据具体需求(如是否需支持PoE)选择合适的变压器型号。
#### 按键类型
- **型号选择:**
- 根据应用场景选择直按键或侧按键型号。
#### 电阻上拉下拉
- **避免重复:**
- 同一网络中避免出现重复的上拉或下拉电阻。
#### OD门与OC门
- **上拉电阻:**
- 当芯片具有OD(开漏)或OC(集电极开路)输出时,在相应管脚处添加上拉电阻。
#### 匹配电阻
- **高速信号:**
- 在高速信号的始端和末端预留匹配电阻,以减少反射影响。
#### 三极管电路
- **通流能力:**
- 确保不会超过器件的最大允许值,在设计中考虑其通流能力。
#### 可测试性
- **地孔设置:**
- 在单板关键部位和芯片附近增加测试用的地孔,方便进行故障检测。
#### 连接器防呆
- **选型考虑:**
- 使用带有防呆功能的连接器型号以减少安装错误的可能性。
#### 仿真分析
- **信号完整性:**
- 对低速时钟信号、总线接口下的驱动能力和匹配方式进行仿真,选择合适的Q值电感和电容,并通过仿真确认其性能是否达标。
#### 时序要求
- **上电与下电时序:**
- 确认上下电顺序符合芯片手册的要求。
- **复位信号处理:**
- 根据手册进行复位信号的上拉或下拉设计,确保默认状态正确并加入滤波以提高信号质量。
#### 默认复位状态
- **设定要求:**
- 确保所有接口和光模块在初始状态下处于复位状态。
#### 电平匹配
- **标准互连:**
- 在不同电压标准之间进行连接时,注意电压、输入输出门限以及匹配方式的选择。
#### 功耗计算
- **电源选择:**
- 审核每个芯片的功耗设计,并根据单板上各电压的最大功耗来挑选具有余量的电源。
#### 缓启动设计
- **热插拔电路:**
- 在热插拔电路中实施缓启动以保护电路免受瞬态电流冲击。
#### 磁珠压降
- **安培级应用考虑:**
- 对于大电流需求的应用,考虑到磁珠的电压降低情况避免不必要的功率损失。
#### 连接器通流能力
- **预留裕量:**
- 板间电源连接器需有足够的通流能力和足够余量的压降保证电路稳定运行。
#### 网络标识一致性
- **插座网络确认:**
- 扣板与母板插座网络标识的一致性,确保前后