Advertisement

Verilog实现的国密4算法

  • 5星
  •     浏览量: 0
  •     大小:None
  •      文件类型:None


简介:
本项目采用Verilog硬件描述语言实现了中国国家密码管理局推荐的四种加密算法,旨在提供安全高效的密码学解决方案。 用Verilog实现了国密4算法,软件平台为Vivado 2013.3,整个工程包含仿真软件,适合相关研究人员参考和查看。

全部评论 (0)

还没有任何评论哟~
客服
客服
  • Verilog4
    优质
    本项目采用Verilog硬件描述语言实现了中国国家密码管理局推荐的四种加密算法,旨在提供安全高效的密码学解决方案。 用Verilog实现了国密4算法,软件平台为Vivado 2013.3,整个工程包含仿真软件,适合相关研究人员参考和查看。
  • 基于VerilogSM3
    优质
    本项目基于Verilog语言实现了我国国家密码标准SM3哈希算法的硬件描述,适用于密码安全应用中的数据加密处理。 国密SM3算法基于Verilog实现,经测试可用且性能优良,可达到2Gbps的传输速率。
  • 基于VerilogSM4
    优质
    本项目采用Verilog硬件描述语言实现了中国商用密码算法标准之一的SM4分组加密算法。通过优化设计提高了算法执行效率与安全性,在数字电路中具有广泛应用前景。 课程设计实现相对简单,可以作为参考。使用Verilog语言来实现在Quartus II 9.0环境下运行的国密SM4分组密码算法。
  • VerilogDES加程序
    优质
    本项目通过Verilog语言实现了经典的DES(数据加密标准)算法,旨在为数字系统提供高效的加密解决方案。 DES加密算法的Verilog程序包含了加密解密模块,是完全原创的作品。
  • 基于VerilogDES
    优质
    本项目采用Verilog硬件描述语言实现了经典的DES(Data Encryption Standard)加密算法,致力于验证和优化其在FPGA等硬件平台上的性能与安全性。 DES密码算法实现包括16轮运算。
  • OpenSSL (加与解
    优质
    本项目旨在实现基于国产密码算法标准的OpenSSL库,支持数据加解密操作,确保信息安全。 国密算法在OpenSSL中的实现包括对称加密与解密以及非对称加密与解密流程,并通过图文直观展示相关操作。同时提供C语言代码供参考。
  • Verilog语言下AES加
    优质
    本项目专注于使用Verilog硬件描述语言实现AES(高级加密标准)加密算法的设计与验证,适用于数字系统安全通信场景。 使用硬件描述语言编写的加密算法已通过FPGA验证。
  • VerilogSHA-1哈希加
    优质
    本项目采用Verilog语言实现了SHA-1哈希加密算法,适用于硬件描述和FPGA实现,旨在提供高效的数据安全保护方案。 利用Verilog语言实现了SHA-1加密算法,该实现与加密芯片DS28E01的算法一致。