本资源包含使用Verilog编写的EPM240 CPLD芯片UART串口通信程序代码及Quartus II工程文件,适用于FPGA/CPLD开发学习。
EPM240 CPLD UART串口通信 verilog Quartus ii 工程源码, 逻辑芯片为EPM240T100C5, quartus ii 10.1逻辑源码工程文件,verilog上电蜂鸣器响一声,3个LED灯闪烁,然后串口数据收发,串口波特率设置为11520(应更正为115200),包含一个起始位、8个数据位和一个停止位。通信协议:发送方发送 55 F1 01 (DATA) FF ,接收后32路GPIO中的一路输出高电平,接收到返回的数据格式是 AA AA BB CC DD 。完整的quartus ii 10.1工程文件可以作为设计参考。