Advertisement

EduCoder源码.zip

  •  5星
  •     浏览量: 0
  •     大小:None
  •      文件类型:None


简介:
EduCoder源码.zip包含了教育编程平台EduCoder的核心代码资源,适用于开发者进行二次开发和教学应用定制。 EduCoder网站提供了关于Spark的SQL、Streaming和RDD部分的学习资源,并且涵盖了Scala的所有相关内容。

全部评论 (0)

还没有任何评论哟~
客服
客服
  • EduCoder.zip
    优质
    EduCoder源码.zip包含了教育编程平台EduCoder的核心代码资源,适用于开发者进行二次开发和教学应用定制。 EduCoder网站提供了关于Spark的SQL、Streaming和RDD部分的学习资源,并且涵盖了Scala的所有相关内容。
  • MongoDB代Educoder实训项目.TXT
    优质
    本实训项目旨在通过Educoder平台指导学习者掌握MongoDB数据库的操作和管理技能,包含创建、查询及更新文档等内容。 Educoder实训项目中的MongoDB类项目的全部代码已经由国防科技大学的发布人提供,并且我已经逐一验证通过。
  • Educoder中的ALU设计(alu.circ)
    优质
    本项目介绍如何在Educoder平台上使用逻辑电路编辑器设计和实现一个简单的算术逻辑单元(ALU),通过编写和调试名为“alu.circ”的文件,掌握基本的硬件描述技能。 educoder logism 计算机组成原理 8位可控加减法电路设计CLA182四位先行进位电路设计等九关完整答案已通过。
  • 计算机组成原理 Educoder Logisim 平台文件
    优质
    本资源包含使用Educoder和Logisim平台进行《计算机组成原理》课程实验的源代码与配置文件,适用于学生实践和教师教学。 华中科技大学计算机组成原理课程使用educoder平台上的Logisim进行实验。
  • educoder数据实验展示.circ
    优质
    educoder数据实验展示.circ是一款专为教育设计的数据实验可视化工具,通过此工具学生可以直观地创建、编辑和分享电路图与数据分析结果。 华中科技大学计算机数据表示实验测评通过文件包括:汉字国标码转区位码实验、汉字机内码获取实验、偶校验编码设计、偶校验解码电路设计、16位海明编码电路设计、16位海明解码电路设计、海明编码流水传输实验、16位CRC并行编解码电路设计以及CRC编码流水传输实验。
  • Educoder平台的操作指南
    优质
    《Educoder平台操作指南》旨在帮助用户快速掌握Educoder平台的各项功能和使用技巧,适用于编程学习、项目开发等场景。 使用educoder平台进行面向过程程序设计的C语言学习非常方便。你可以先加入课程,然后进入课群,在那里完成作业或考试任务。
  • 【HUST/Educoder】存储系统设计完整通关代
    优质
    本资源提供了一套全面的存储系统设计教程及配套代码,专为华中科技大学(HUST)和Educoder平台的学习者设计,旨在帮助学生掌握从基础理论到实践操作的全过程。 实验内容如下:现有4片4K×32位ROM 和7片16K×32位ROM,请在Logisim平台上构建GB2312汉字编码的16K×16点阵汉字字库。电路输入为汉字区号和位号,输出为8个32位(共256位)点阵信息,用于显示一个汉字的16x16点阵。具体待完成的字库电路输入输出引脚见工程文件中的storage.circ 文件中描述的内容:图左侧是输入引脚,对应汉字区位码的区号和位号;中间区域为8个32位输出引脚,可一次性提供一个汉字的256位点阵显示信息;右侧用于观测汉字显示是否正常。待完成字库子电路封装已经完成,请勿修改以免影响后续自动测试功能。
  • Educoder运算器设计资料.rar
    优质
    该资源为《Educoder运算器设计》学习资料,包含运算器设计的相关理论知识、实践教程及编程练习题,适用于计算机体系结构课程教学与自学。 educoder计算机组成闯关的运算器设计前5关的代码可以直接在代码栏复制黏贴就能过关。8位可控加减法电路设计:8位可控加减法电路设计。
  • Logisim Educoder单总线CPU设计解答
    优质
    本教程提供了一种使用Logisim和Educoder平台进行单总线CPU设计的方法,并详细解释了设计过程中的关键问题及解决方案。 单总线CPU设计(定长指令周期3级时序) 1. MIPS指令译码器设计 2. 定长指令周期---时序发生器FSM设计 3. 定长指令周期---时序发生器输出函数设计 4. 硬布线控制器组合逻辑单元设计 5. 定长指令周期---硬布线控制器设计 6. 定长指令周期---单总线CPU设计