
PHY6222_BLE_SoC_Datasheet_奉加微_v1.2.pdf
5星
- 浏览量: 0
- 大小:None
- 文件类型:PDF
简介:
本资料为奉加微公司出品的PHY6222 BLE SoC芯片数据手册版本1.2,详述了该芯片的技术规格与应用指南。
本段落档介绍了奉加微PHY6222蓝牙系统芯片(SoC),该产品集成了蓝牙5.2及IEEE 802.15.4协议,旨在提供低功耗、高性能的解决方案。
处理器与存储方面,PHY6222 SoC基于ARM Cortex-M0 32位处理器,并配备SWD调试接口。其内存配置包括:in-system flash(容量从128KB到8MB不等)、64KB SRAM、96KB ROM以及256位efuse;此外,还设有4路指令缓存及8KB Cache RAM。
在外设接口方面,PHY6222 SoC拥有22个通用I/O引脚,支持GPIO状态保持功能(即使在关闭睡眠模式下)。这些引脚可配置为串行接口或编程IO MUX函数映射。它们均可触发中断,并且具备3组四象解码器(QDEC)和6路PWM通道。
蓝牙特性方面,PHY6222 SoC兼容蓝牙5.2协议,支持高达2Mbps的数据传输速率及Data Length Extension (DLE)功能;此外还涵盖了AoAAoD方向定位以及SIG-Mesh多项应用如Friend Node、Low Power Node、Proxy Node和Relay Node。
在射频收发模块上,PHY6222 SoC装备了符合蓝牙5.2标准的2.4GHz RF收发器。其灵敏度可达-99dBm,在输出功率方面覆盖从-20 dBm至+10 dBm范围,并采用单引脚天线设计无需额外RF匹配或RXTX开关。
电源管理功能上,PHY6222 SoC具备灵活的系统架构能在1.8V到3.6V电压范围内运行。它内置了嵌入式buck DC-DC和LDOs为电池监控与低功耗模式提供支持;在关闭状态下电流消耗仅为0.3μA,在睡眠模式下则提升至1μA,而在接收及发送状态下的电流分别为4mA和4.6mA。
时钟与时基方面,PHY6222 SoC搭载了高速RC振荡器与低频RC振荡器分别用于主时钟信号及实时时钟(RTC);同时集成有六路32位计数器以及一个看门狗定时器。
综上所述,PHY6222 SoC是一款专为物联网应用场景设计的高性能、低功耗蓝牙系统芯片。
全部评论 (0)


