
卷积编码和Viterbi解码在FPGA上的实现及其应用。
5星
- 浏览量: 0
- 大小:None
- 文件类型:None
简介:
摘要:卷积码在当代无线通信系统中占据着举足轻重的地位,Viterbi译码作为一种普遍采用的解码算法,常被用于对卷积码进行译码。本文详细阐述了卷积编码及其对应的Viterbi串行解码器的理论原理,并探讨了其在现场可编程门阵列(FPGA)上的实际实现。同时,在确保系统性能的条件下,我们进一步讨论了分帧式编解码技术在实际通信系统中的应用场景。 0 引言 在现代通信领域,信道编码技术已经得到了广泛而深入的研究和应用。卷积码因其结构简洁、硬件实现相对容易以及强大的错误检测和纠正能力,因此在无线通信中得到了广泛的应用,尤其常用的是Viterbi译码方式进行解码。 1 卷积编码 卷积码(Convolutional Coding)是一种由PgElias于20世纪50年代提出的非分组码。这种编码方式具有极高的简化性,能够有效地将要发送的信息序列通过一个特定的线性…
全部评论 (0)
还没有任何评论哟~


